Logotipo del repositorio
 

Implementación de algoritmos para efectos de audio digital con alta fidelidad usando hardware programable

dc.contributor.authorLiévano Torres, Pedro Pablo
dc.contributor.authorEspinosa Duran, John Michael
dc.contributor.authorVelasco Medina, Jaime
dc.date.accessioned2020-04-16T17:28:01Z
dc.date.available2020-04-16T17:28:01Z
dc.date.created2013-05-10
dc.descriptionDe modo geral, os efeitos de áudio digital são implementados em software usando-se DSP ou PC; no entanto, hoje em dia estão sendo consideradas algumas implementações que usam hardware dedicado. Este artigo a presenta a implementação em hardware de quinze algoritmos para o processamento em tempo real de efeitos de áudio digital com taxas de a mostragem de até 100,88 MSPS e alta fidelida de. Os projetos foram simulados usandoseDSP-Builder e foram sintetizados noFPGA EP2C70F896C6. As provas de verificação em hardware dos efeitos implementados de monstram que os blocos projetados podem ser usados como IPcores para o projeto de um processador multiefeito embarcado em um SoC.por
dc.description.abstractGeneralmente, los efectos de audio digital son implementados en software usando DSP o PC; sin embargo, hoy en día se están considerando algunas implementaciones que usan hardware dedicado. Este artículo presenta la implementación en hardware de quince algoritmos para el procesamiento en tiempo real de efectos de audio digital con tasas de muestreo de hasta 100,88 MSPS y alta fidelidad. Los diseños se simularon usando DSP Buildery se sintetizaron en el FPGAEP2C70F896C6. Las pruebas de verificación en hardware de los efectos implementados muestran que los bloques diseñados pueden usarse como IPcores para el diseño de un procesador multiefecto embebido en un SoC.spa
dc.description.abstractenglishDigital audio effects are generally implemented in software using DSP or PC; never theless, some implementation susing dedicated hardware are currently being considered. This paper presents the implementation in hardware of fifteen algorithms for the real-time processing of digital audio effects with sampling rates upto 100.88 MSPS and high-fidelity. Designs were simulated using DSP Builder and were synthesized in the FPGA EP2C70F896C6. The hardware verification tests of the implemente deffects show that the designed blocks can be used as IP cores for the design of a multi effects processor embeddedin a SoC.eng
dc.formatPDFspa
dc.format.mimetypeapplication/pdfspa
dc.format.mimetypeapplication/x-rarspa
dc.identifierhttp://revistas.javeriana.edu.co/index.php/iyu/article/view/2023
dc.identifier.issn2011-2769
dc.identifier.issn0123-2126
dc.identifier.urihttp://hdl.handle.net/10554/37361
dc.language.isospa
dc.publisherPontificia Universidad Javerianaeng
dc.relation.citationissueIngenieria y Universidad; Vol 17 No 1 (2013): January-June; 93-108eng
dc.relation.citationissueIngenieria y Universidad; Vol. 17 Núm. 1 (2013): Enero–Junio; 93-108spa
dc.relation.urihttp://revistas.javeriana.edu.co/index.php/iyu/article/view/2023/3949
dc.relation.urihttp://revistas.javeriana.edu.co/index.php/iyu/article/view/2023/17657
dc.rights.accessrightsinfo:eu-repo/semantics/openAccess
dc.rights.coarhttp://purl.org/coar/access_right/c_abf2spa
dc.rights.licenceAtribución-NoComercial-SinDerivadas 4.0 Internacional*
dc.titleImplementación de algoritmos para efectos de audio digital con alta fidelidad usando hardware programablespa
dc.titleImplementação de algoritmos para efeitos de áudio digital com alta fidelidade usando-se hardware programávelpor
dc.title.englishAlgorithm Implementation in High-Fidelity Digital Audio Effects Using Programmable Hardwareeng
dc.type.coarhttp://purl.org/coar/resource_type/c_6501
dc.type.driverinfo:eu-repo/semantics/article
dc.type.hasversionhttp://purl.org/coar/version/c_970fb48d4fbd8a85
dc.type.localArtículo de revistaspa
dc.type.otherArticle

Archivos